cord.co.kr DAC & ADC > cord2 | cord.co.kr report

DAC & ADC > cord2

본문 바로가기

뒤로가기 cord2

DAC & ADC

페이지 정보

작성일 20-10-12 19:08

본문




Download : DAC & ADC.hwp






DAC & ADC에 대한 글입니다.AD-DA변환기 , DAC & ADC기타레포트 ,




DAC & ADC

설명
레포트/기타


Download : DAC & ADC.hwp( 87 )



DAC & ADC에 대한 글입니다. 즉, 디지털 출력은 1100이 되고, D/A변환기의 출력은 12[V]가 된다
12[V]는 애널로그 입력신호 11[V]보다 크므로 비교기의 출력은 L이 된다 이 L 출려과 다음 클록 펄스는 앞서의 2번째 …(drop)




순서

AD-DA변환기
다. 쉽게 說明(설명) 하기 위하여 입력전압이 0~15까지를 표시하며 그리하여 1이 1[V]에 대한 디지털 출력이라 하자. 애널로그 입력 V in이 11[V]라 할 때 디지털 출력의 접근 동작을 알아본다.
,기타,레포트

DAC%20&%20ADC_hwp_01.gif DAC%20&%20ADC_hwp_02.gif DAC%20&%20ADC_hwp_03.gif DAC%20&%20ADC_hwp_04.gif DAC%20&%20ADC_hwp_05.gif DAC%20&%20ADC_hwp_06.gif


(4) 연속추정형 A/D 변환기
애널로그 입력신호가 크게 변동하는 경우 Up/Down counter는 V in에 상당한 디지털 출력으로 변환하는데 시간이 걸리게 된다 그림 9-15는 이 변환시간을 단축하는 연속추정형 A/D변환기로서 n비트의 출력을 만드는데 nro의 클록 주기가 필요하다. 처음에 디지털 출력은 MSB가 1, 즉 1,000(=8)로 set되는 것으로 처음 된다 디지털 출력 8은 애널로그 전압8[V]를 의미하고 이것은 비교기에서 비교되어 V in=11[V]>8[V]이므로 그 출력을 H로 한다.
이 H신호와 클록 펄스에 의하여 논리회로(logic block)는 축적 레지스터(storage register)의 2번째 MSB를 1로 set시킨다.
전체 18,506건 1 페이지
해당자료의 저작권은 각 업로더에게 있습니다.

evga.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
Copyright © cord.co.kr. All rights reserved.
PC 버전으로 보기